Please use this identifier to cite or link to this item:
https://hdl.handle.net/20.500.11851/651
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Efe, Mehmet Önder | - |
dc.contributor.author | Hanay, Yusuf Sinan | - |
dc.date.accessioned | 2019-03-01T08:16:53Z | |
dc.date.available | 2019-03-01T08:16:53Z | |
dc.date.issued | 2007 | |
dc.identifier.citation | Hanay, S.(2007).İşlemcilerde düşük güç tüketimine yönelik yöntemler .Ankara : TOBB ETÜ Fen Bilimleri Enstitüsü.[Yayınlanmamış Yüksek Lisans Tezi] | |
dc.identifier.uri | https://tez.yok.gov.tr/UlusalTezMerkezi/tezSorguSonucYeni.jsp | - |
dc.identifier.uri | https://hdl.handle.net/20.500.11851/651 | - |
dc.description.abstract | Bu tez mikroiş lemcilerde düşük güç tüketimine yönelik bazı yöntemler önerip, onları s s ayrıntılı bir sekilde inceleyip ele almaktadır. Günümüzde daha yüksek işlem gücüne ş s talep sürerken aynı zamanda daha düşük güç tüketimi de istenmektedir. Moore s yasasına göre 18 ayda bir, birim tümleşik devreye sığ dırılabilecek transistör sayısı s g 2 katına çıkmaktadır. Bu işlemcilerin üstel olarak hızlanmasına olanak verirken, s diğ er taraftan işlemcilerin daha yüksek frekanslarda çalışması tükettiğ i gücü de g s s g artırmaktadır. Dolayısıyla işlemcilerde güç tüketimine yönelik yeni yöntemlere s ihtiyaç duyulmaktadır. Genel olarak iki teknik öne sürülecektir; mikroişlemcilerde s dar değ erlerin açığ a çıkarılıp kullanılması ve hızlı karşılaştırıcı devre yapılarının g g ss kullanılması. Mikroişlemcilerde, dar değ erlerin varlığ ından faydalanarak güç tüke- s g g timinin %36 oranında azaltıldığ ı gösterilecektir. Bu yöntem işlemcilerde üretilen ve g s tüketilen değ erlerin yazmaç genişliğ inden daha dar bir sekilde ifade edilebilmesine g sg ş dayanır. Dar değ erler sayesinde işlemci yazmaçlarının üst kısımları kapatılarak, bu g s kısımların tükettiğ i durağ an güç azaltılmış olur. Çeşitli denek programlarla ideal g g s s yazmaç genişliğ i saptanıp bunun kullanılmasıyla elde edilecek güçten kazanım ortaya sg konacaktır. Buna ek olarak, dar değ erlerden faydalanılarak yazmaçlarda hatalara g karşı önerilen hızlı bir sekilde değ er eşitliğ i üretme yönteminden bahsedilecektir. s ş g sg Son olarak da, güç kesintisi uygulayan uyku transistörlü devrelerin uyanma zamanını belirleme süresinin kısaltılması için devrelerin polinomlarla modellenmesi önerilecek, ve sonuçlar sunulacaktır. | en_US |
dc.language.iso | tr | en_US |
dc.rights | info:eu-repo/semantics/openAccess | en_US |
dc.subject | Mikroişlemciler | tr |
dc.subject | Düşük Güç Tüketimi s s iv | tr |
dc.title | İşlemcilerde düşük güç tüketimine yönelik yöntemler | en_US |
dc.title.alternative | Low power techniques for superscalar microprocessors | en_US |
dc.type | Master Thesis | en_US |
dcterms.rights | Yazarına aittir / Belongs to author | |
dc.department | Institutes, Graduate School of Engineering and Science | en_US |
dc.department | Enstitüler, Fen Bilimleri Enstitüsü | tr_TR |
dc.relation.publicationcategory | Tez | en_US |
item.openairecristype | http://purl.org/coar/resource_type/c_18cf | - |
item.fulltext | With Fulltext | - |
item.cerifentitytype | Publications | - |
item.openairetype | Master Thesis | - |
item.languageiso639-1 | tr | - |
item.grantfulltext | open | - |
Appears in Collections: | Elektrik-Elektronik Mühendisliği Yüksek Lisans Tezleri / Electrical & Electronics Engineering Master Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
199632.pdf | Yusuf Sinan Hanay_tez | 690.75 kB | Adobe PDF | View/Open |
CORE Recommender
Items in GCRIS Repository are protected by copyright, with all rights reserved, unless otherwise indicated.