Please use this identifier to cite or link to this item:
https://hdl.handle.net/20.500.11851/946
Title: | Fpga tabanlı sayısal sinyal işleme algoritmalarına özelleştirilmiş yardımcı işlemci tasarımı | Other Titles: | Design of an fpga based co-processor for digital signal processing applications | Authors: | Yağlıkçı, Abdullah Giray | Advisors: | Ergin, Oğuz | Keywords: | Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol Computer Engineering and Computer Science and Control Elektrik ve Elektronik Mühendisliği Electrical and Electronics Engineering |
Publisher: | TOBB Ekonomi ve Teknoloji Üniversitesi Fen Bilimleri Enstitüsü | Source: | Yağlıkçı, A.(2014).Fpga tabanlı sayısal sinyal işleme algoritmalarına özelleştirilmiş yardımcı işlemci tasarımı.Ankara:TOBB ETÜ Fen Bilimleri Enstitüsü.[Yayınlanmamış Yüksek Lisans Tezi] | Abstract: | Typical digital signal processing algorithms executes the same DSP functions on different data sets. Parallelizing this process dramatically decreases execution time of such kind of functions. There are 4 popular platforms for parallelized applications: Many-core processors, GPGPUs, ASIC chips and FPGA based applications. Although each kind of platform has own pros and cons, GPGPU and FPGA based applications are more popular than others because of lower price and higher parallel processing capabilities. This MSc thesis consists of hardware design of FPGA based OpenCL ready highly scalable and configurable co-processor which is a project of ASELSAN and TOBB ETÜ. In this work, a scalable and configurable parallel processor architecture which supports OpenCL is designed and implemented on FPGA platform. Sayısal sinyal işlemede yaygın olarak büyük veri setleri üzerinde kullanılan fonksiyonların hızlandırılması için günümüzde çok çekirdekli işlemciler, grafik işlemciler, FPGA tabanlı sistemler ve ASIC tasarımlar kullanılarak paralel hesaplama ile sağlanır. Bu tez çalışması, ASELSAN - TOBB ETÜ iş birliğinde yürütülen ve çıktısı FPGA tabanlı ve OpenCL destekli, ölçeklenebilir ve özelleştirilebilir tasarıma sahip bir yardımcı işlemci ünitesi olan projenin donanım tasarımı kısmını kapsar. Bu çalışmada sinyal işleme uygulamalarında yaygın olarak kullanılan fonksiyonlar için özelleştirilmiş, OpenCL destekli ve ölçeklenebilir bir paralel işlemci mimarisi tasarlanmış ve FPGA platformunda gerçeklenmiştir. |
URI: | https://tez.yok.gov.tr/UlusalTezMerkezi/tezSorguSonucYeni.jsp https://hdl.handle.net/20.500.11851/946 |
Appears in Collections: | Elektrik-Elektronik Mühendisliği Yüksek Lisans Tezleri / Electrical & Electronics Engineering Master Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
371113.pdf | Abdullah Giray Yağlıkçı_tez | 1.83 MB | Adobe PDF | View/Open |
CORE Recommender
Page view(s)
102
checked on Nov 4, 2024
Download(s)
76
checked on Nov 4, 2024
Google ScholarTM
Check
Items in GCRIS Repository are protected by copyright, with all rights reserved, unless otherwise indicated.